一些基本的我就不写了,这种三分频在具体工程中其实用的不多,可以说没用。不会叫你单独写一个几分频的VHD的写个N分吧,奇数和偶数都可以这样写,你照着搬就成。以后要写几千分频都这样写。
奇数分频:调整占空比的艺术非50%占空比的奇数分频与偶数分频类似,但当目标是50%时,就需要巧妙地结合双边沿特性,如通过“或操作”来实现。
用一个3分频器控制一个开关就可以实现,见图。这个电路可以组成1—256分频。
首先,完全可以通过计数器来实现,如进行三分频,通过待分频时钟上升沿触发计数器进行模三计数,当计数器计数到邻近值进行两次翻转,比如可以在计数器计数到1时,输出时钟进行翻转,计数到2时再次进行翻转。即是在计数值在邻近的1和2进行了两次翻转。这样实现的三分频占空比为1/3或者2/3。
信号发生器输出的方波占空比为50%,要改变这个占空比,采用后一种途径,即用PWM控制器输出的信号直接控制BUCK变换器,而在保持导通时间不变的情况下将其信号进行二分频,得到占空比减半的信号来控制单端反激变换器。
利用194来设计奇数或偶数型的计数器,可以用反馈移位的方法来设计,具体可以见西安电子科技大学出版社,杨颂华编的数字电子技术基础,第七章关于74LS194的部分 。设计时请注意能否自启动的问题。分频器和计数器有本质联系,比如把输入信号作为模4计数器的时钟信号,那么计数器的输出就可以将输入信号4分频。
1、如图所示,这个可以用加一指令和比较指令做。当X0按下,由OFF变成ON,D0自加一后=1,此时大于等于1成立了,且小于等于4也成立,Y0输出。当X0松开,由ON变成OFF,D0自加一后=2,此时大于等于1成立,且小于等于4也成立,Y0输出。
2、如要改三分频,六分频,改C0计数值就可以了。如图:plc是指可编程逻辑控制器,它采用一类可编程的存储器,用于其内部存储程序,执行逻辑运算、顺序控制、定时、计数与算术操作等面向用户的指令,并通过数字或模拟式输入/输出控制各种类型的机械或生产过程。
3、参考答案:《宋玉?对楚王问》中记载,战国时楚国的百姓非常喜爱唱歌。一天,有一个人唱《下里巴人》,马上有数千人跟着一起唱;又唱《阳菱采薇》,有数百人跟着唱;可唱到《阳春白雪》时,音调突然升高,难度加大,能跟得上的就只有十几个人了,这就叫曲高和寡。曲高和寡旧时指知音难得。
小数分频可以转化为特定分频比电路设计问题。例如,19/9分频可以通过组合2分频和3分频电路来实现,在输入时钟的19个周期内控制输出8个二分频时钟周期和1个三分频时钟周期。逻辑门电路设计 逻辑门电路设计涉及到基本的逻辑运算,如AND、OR、NOT、NAND、NOR、XOR和XNOR等。
输入:两者不同的是输入不一样。74LS04输入是TTL电平,74LS14输入是施密特输入(有滞回特性)。因为输入不一样,两个芯片的应用场合也有所不同。74LS04多用于板内一般数据的“非”控制,而74LS14一般用于某些信号的整形或者异受干扰/关键信号的信号缓冲等。大部分情况下74LS14可以替代74LS04。
LS74是个双D触发器,把其中的一个D触发器的Q非输出端接到D输入端,时钟信号输入端CLOCK接时钟输入信号。这样每来一次CLOCK脉冲,D触发器的状态就会翻转一次,每两次CLOCK脉冲就会使D触发器输出一个完整的正方波,这就实现了二分频。
ls161 是4位二进制同步计数器(直接清除),74ls160 是4位十进制同步计数器(直接清除)。
LS161还有一个进位输出端CO,其逻辑关系是CO=Q0·Q1·Q2·Q3·CET。合理应用计数器的清零功能和置数功能,一片74LS161可以组成16进制以下的任意进制分频器。仅仅是第1脚清0输入端CR有区别。74HC161是异步清0,即只要CR加低电平,计数器立即清0。
LS74是一个D触发器,触发器具有两个稳定状态,即0和1,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。分频用同一个时钟信号通过一定的电路结构转变成不同频率的时钟信号。而二分频就是通过有分频作用的电路结构,在时钟每触发2个周期时,电路输出1个周期信号。